一些芯片制造商已针对上述应用推出了现成的标准发送器和接收机,而赛灵思推出了名为 Xilinx LogiCORETMDisplayPort v1.1(v1.2 将在 IDS 12.1中配套提供) 的灵活可编程 VESA DisplayPortv.1.1a 解决方案。该 IP可随时提供给赛灵思的客户,但在用户展开设计之前,建议先了解与该标准的部分关键功能有关的其它背景信息,如PolicyMaker,以及如何使用我们即将推出的 XAPP“使用 MicroBlazeTM 嵌入式系统实施 DisplayPort SourcePolicyMaker 控制系统参考设计”在东京电子设备 (TED) 提供的 Spartan-6 消费类视频套件(http://www.teldevice.co.jp/eng/)上完成实施工作。
PolicyMaker - 关键性差异
对于显示市场来说,DisplayPort协议标志着连接技术的重大变革。这次转型的意义不亚于在 Intel 主导的 PC市场上从并行 PCI 总线升级至串行 PCI Express.在显示市场上,VESA 通过DisplayPort 引领着从VGA、DVI 以及HDMI等协议成功升级至高速串行收发器、基于包的层架构协议。与并行协议不同,串行分组协议在实现和维持连接或链路方面要多一层复杂性。在 VESADisplayPort 1.1a 规范中,控制功能被划分为 Link Policy Maker 和 Stream PolicyMaker.Link Policy Maker可管理链路,并负责保持链路同步。其任务包括发现链路、对链路进行初始化和维护。Stream Policy Maker可管理传输初始化,并通过底层硬件对行动序列施加控制来维护同步流。
Policy Maker 的上述要素需根据特定的实施来决定,可在操作系统、软件驱动程序、固件或者 FPGA逻辑中进行配置。为简化使用,许多商用DisplayPort IC 将 Link 和 Stream PolicyMaker对设计人员隐藏。如果用户的显示要求恰与套装的 DisplayPortASSP相匹配,则其价格和易用性确实无可争辩。想要让产品在竞争中脱颖而出的设计人员则倾向于采用 FPGA.
图2 DisplayPort Source Policy Maker Controller System ReferenceDesign 与 LogiCORE 源端高层结构图
SourcePolicy Maker参考设计
DisplayPort Source Policy Maker控制系统参考设计采用MicroBlaze嵌入式系统来实施与商用套装DisplayPort 芯片类似的功能,且具备可进行源代码定制的额外优势。通过使用 Source Policy MakerController System Reference Design 的应用手册,用户不必对 Policy Maker进行详细了解即可顺利启动设计工作,仅需简单地将范例设计连接起来。
除了上述源代码设计之外,DisplayPort 的传输 (Tx) 或源端内核也配套提供了用于实现有限状态机(FSM)控制器的额外范例设计。
DisplayPort Tx FSM 控制器范例设计(其文件名为 dport_tx_fsm_cntrl)配套提供DisplayPort LogiCORE 源端设计范例。该款简单的概念验证设计内含基于 RTL的有限状态机,以实施可演示正确启动流程的简单Policy Maker.与其他范例设计相比,dport_tx_fsm_cntrl设计范例的优势在于可以显着缩短仿真时间。
Source Policy Maker 控制系统参考设计采用拟将于 5 月下旬推出的MicroBlaze 嵌入式系统XAPP,其ISE 项目名称为“dport_source_ref_design.xise”(您可以通过访问http://www.xilinx.com/products/ipcenter/EF-DI-DISPLAYPORT.htm快速查找到)。该设计使用户能够根据自己的需要对 Source Policy MakerController的源代码进行修改。其还能够与 DisplayPort LogicCORE v1.2 (IDS12.1) 版和Spartan-6 TED 消费类视频套件协同运行。
上述两种范例设计都包含了可实现内核设置及链路和流维护的基本流程。请注意,TED Spartan-6 消费类视频套件没有提供DisplayPort 线缆。